基于 6U VPX 架構的高性能高速信號處理平臺,該平臺采用兩片 TI 的 KeyStone 系列多核 浮點/定點運算 DSP TMS320C6678 作為主處理單元,采用 1 片 Xilinx 的 Virtex-7 系列 FPGA XC7V690T 作為 協(xié)處理單元,可支持兩個標準 HPC 接口 FMC 子卡,兩片 DSP 之間通過 HyperLink 進行高速互聯(lián),F(xiàn)PGA 與兩 片 DSP 之間通過高速串行 SRIO 互聯(lián),板與板之間通過 VPX 背板實現(xiàn)高速 GTH 背板互聯(lián),該板卡適用于軟件 無線電、雷達或聲納信號處理、智能信號分析、高速圖形圖像處理等場景,專為軍工、航空、航天、船舶等苛刻 環(huán)境而設計,具備高性能、高可用性、高加固性等功能,適合嚴苛環(huán)境下關鍵任務的應用,如艦載雷達、四代戰(zhàn)機、無人地面車輛、吊艙等場景。
技術指標
?標準 6U VPX 規(guī)格,符合 VITA46 規(guī)范
?板載兩個多核 DSP(TMS320C6678)處理節(jié)點,每一個處理節(jié)點均包含:
?8 個高達 1.4G 主頻、浮點/定點運算 TMS320C66x CPU 核;
?1 組 8GByte DDR3-1600 SDRAM 內(nèi)存單元(共有 4 個 16bits DDR3-1600 內(nèi)存顆粒);
?1 片 32MB SPI Nor Flash;
?1 片 256Mb 并行 Nor Flash;
?1 片 EEPROM,用于存儲少量數(shù)據(jù);
?1 路 SGMII 千兆以太網(wǎng) 1000BASE-T 連接至背板;
?1 路 SGMII 千兆以太網(wǎng)連接至前面板;
?1 路 x4 的 Serial RapidIO 與 V7 FPGA 進行互聯(lián);
?板載 1 個高性能 Virtex-7 FPGA(XC7VX690T)處理節(jié)點,該處理節(jié)點包含:
?2 組 DDR3-1600 SDRAM 內(nèi)存(每組包含 4 片 8Gbits DDR3 內(nèi)存顆粒),每組 DDR3 SDRAM 的 總容量為 4GByte。每組為 64 位寬,每組可獨立工作在 800MHz 時鐘頻率下,每組數(shù)據(jù)帶寬為:
800MHz*2*64bits=12.8GByte/s;
?1 片 1Gbit 并行 Nor Flash,用于 FPGA 的加載;
?2 路 x4 的 Serial RapidIO 連接至 DSP;
?2 路 x8 的 GTH 連接至背板,用于背板互聯(lián);
?1 路 x4 的 PCIe 連接至背板,用于與主板互聯(lián);